Complutense University Library

Técnicas HW/SW para reducir la presión sobre la Jerarquía de memoria

González Alberquilla, Rodrigo (2008) Técnicas HW/SW para reducir la presión sobre la Jerarquía de memoria. [Trabajo Fin de Máster]

[img] PDF
886kB
View download statistics for this eprint

==>>> Export to other formats

Abstract

Tomando como plataforma de evaluación uno de los tipos de procesador más extendidos, los RICS de 32 bits para sistemas empotrados, este trabajo se plantea dos objetivos distintos y complementarios. El primero tiene una perspectiva software y consiste en evaluar el impacto en la jerarquía de memoria de la asignación de registros llevada a cabo por el compilador. Para ello se estudiarán comparativamente diversos algoritmos de asignación empleando el mismo entorno experimental. el segundo objetivo, cuyo enfoque es hardware, consiste en diseñar un mecanismo de filtrado para reducir los accesos a la región de memoria de pila, originados por el desalojo de datos ubicados en registros y el paso de parámetros a funciones. La finalidad de este filtro es reducir el consumo de primer nivel de cache, una de las principales fuentes de disipación de energía del procesador.


Item Type:Trabajo Fin de Máster
Additional Information:

Master en Investigación en Informática, Facultad de Informática, Departamento de Arquitectura de computadoras y automática, curso 2007-2008

Directors:
DirectorsDirector email
Tirado Fernández, Francisco
Piñuel Moreno, Luis
Uncontrolled Keywords:Memory gap, Jerarquía de memoria, System/360 Model 85, Asignación de registros, IRC, LS, UCB, CGC, Filtro de acceso a pila
Subjects:Sciences > Computer science > Hardware
ID Code:10033
Deposited On:12 Feb 2010 12:45
Last Modified:12 Feb 2010 12:45

Repository Staff Only: item control page