Universidad Complutense de Madrid
E-Prints Complutense

Study and evaluation of several cache replacement policies on a commercial MIPS Processor

Impacto

Downloads

Downloads per month over past year



Pinto Rivero, Daniel (2016) Study and evaluation of several cache replacement policies on a commercial MIPS Processor. [Trabajo Fin de Grado]

[img]
Preview
PDF
Creative Commons Attribution Non-commercial.

781kB


Abstract

Actualmente, el rendimiento de los computadores es un tema candente. Existen importantes limitaciones físicas y tecnológicas en los semiconductores de hoy en día, por lo que se realiza un gran esfuerzo desde las universidades y la industria para garantizar la continuidad de la ley de Moore. Este proyecto está centrado en el estudio de la cache y la jerarquía de memoria, uno de los grandes temas en la materia. Para ello, hemos escogido MIPSfpga, una plataforma hardware abierta de Imagination Technologies, lo que nos ha permitido implementar y testear diferentes políticas de reemplazamiento como prueba de concepto, demostrando, además, las bondades de la plataforma.

Resumen (otros idiomas)

Computer performance is a hot topic today. With the technological and physical limitations in semiconductors to solve, a lot of effort is put from universities and industries trying to bring new architecture improvements to keep the Moore’s law rolling. In this project, we aim to study caches and memory hierarchy, one of the big topics in computer performance. For that, we have chosen MIPSfpga, an open hardware platform from Imagination Technologies, which allowed us to implement and test different cache replacement policies as a prove of concept and to show the possibilities of the platform.

Item Type:Trabajo Fin de Grado
Additional Information:

Trabajo de Fin de Grado en Ingeniería de Computadores (Universidad Complutense, Facultad de Informática, curso 2015/2016)

Directors:
DirectorsDirector email
Cháver Martínez, Daniel Ángel
Piñuel Moreno, Luis
Sedano Algarabel, Enrique
Uncontrolled Keywords:Ley de Moore, Rendimiento, Cache, Jerarquía de memoria, Hardware abierto, MIPSfpga
Palabras clave (otros idiomas):Moore’s law, Performance, Cache, Memory hierarchy, Open hardware, MIPSfpga
Subjects:Sciences > Computer science > Hardware
Título de Grado:Grado en Ingeniería de Computadores
ID Code:38552
Deposited On:15 Jul 2016 11:51
Last Modified:23 Mar 2020 13:17

Origin of downloads

Repository Staff Only: item control page